色婷婷狠狠18禁久久YYY网,中文字幕亚洲精品无码,欧亚成年男女深夜百度网盘,亚洲熟女精品中文字幕,在厨房被c到高潮啊奶水西瓜影院,国产偷录视频叫床高潮,久久播放器国产一区二区,99久久国产宗和精品1上映

芯科普 | 一文了解DDR3/DDR4/LPDDR4的接口差異

新聞中心
新聞中心
新聞中心 新聞中心
芯科普 | 一文了解DDR3/DDR4/LPDDR4的接口差異
2023年08月18日

image.pngDDR3/DDR4/LPDDR4三者的不同點從外部來看主要是通過不同的接口來實現。因此我們從接口實現上來看這三者之間的差異。

1727604869341366.png

DDR3的接口為SSTL(Stub Series Terminated Logic),匹配電阻上拉到VDDQ/2。image.png

1727604923434893.png

DDR4匹配電阻上拉到VDDQ,可稱為POD(Pseudo Open Drain),用以減少IO電流消耗。對DDR4的POD來說,drive High(logic level ”1” )幾乎不耗電,可以用這特點搭配DBI(Data bus inversion)來降低功耗。當一個字節里的 ”0” bits比 ”1” bits多時,可以使能DBI,將整個字節的“0”和“1”反轉,這樣 “1” bits就會比“0” bits多,達到省電的效果。

image.png

1727605028388565.png

LPDDR4的匹配電阻下拉到VSSQ, 稱為LVSTL(Low Voltage Swing Terminated Logic), 這樣可以更省電,LPDDR4靠NMOS 晶體管pull up,也可以工作在更低的電壓。

image.png從上述DDR3到LPDDR4接口設計的演變的呈現,其目的主要是是為了滿足產品對低功耗的要求,因此其工作電壓也變得越來越低。